DDR4 SDRAM: 16GBDDR4 64 बिट बिट की डेटा बिट चौड़ाई का प्रत्येक 16 बिट संयोजन
QSPI फ़्लैश: 1GBQSPIFLASH का एक टुकड़ा, जिसका उपयोग FPGA चिप की कॉन्फ़िगरेशन फ़ाइल को संग्रहीत करने के लिए किया जाता है
FPGA बैंक: समायोज्य 12V, 18V, 2.5V, 3.0V स्तर, यदि आपको स्तर बदलने की आवश्यकता है, तो आपको केवल प्रतिस्थापित करने की आवश्यकता है
इंटरफ़ेस स्तर: संबंधित स्थिति को चुंबकीय मोतियों द्वारा समायोजित किया जा सकता है।
कोर बोर्ड पावर सप्लाई: 5-12V पावर सप्लाई, FPGA करंट आवश्यकताओं को पूरा करने के लिए T1 चिप LTM4628 के माध्यम से दो पावर सप्लाई उत्पन्न करती है
कोर बोर्ड स्टार्टअप विधि: JTAG, QSPIFLASH
कनेक्टर ट्यूब फुट परिभाषा: 4 उच्च गति एक्सटेंशन, 120 पिन पैनासोनिक AXK5A2137yg
निचली प्लेट SFP इंटरफ़ेस: 4 ऑप्टिकल मॉड्यूल 10GB/s तक की गति के साथ उच्च गति ऑप्टिकल फाइबर संचार प्राप्त कर सकते हैं
फेव प्लेट GXB क्लॉक: निचली प्लेट GXB ट्रांसीवर के लिए 200MHz संदर्भ क्लॉक प्रदान करती है
निचली प्लेट 40-सुई एक्सटेंशन: आरक्षित 2 2.54 मिमी मानक 40-पिन एक्सटेंशन J11 और J12, जिसका उपयोग कंपनी द्वारा डिज़ाइन किए गए मॉड्यूल या उपयोगकर्ता द्वारा स्वयं डिज़ाइन किए गए मॉड्यूल फ़ंक्शन सर्किट को जोड़ने के लिए किया जाता है
कोर प्लेट क्लॉक: बोर्ड पर कई क्लॉक स्रोत। इसमें 100MHz सिस्टम क्लॉक स्रोत शामिल है
510kba100M000बैग CMOS क्रिस्टल
125 मेगाहर्ट्ज ट्रांसीवर डिफरेंशियल क्लॉक सिटैड Sit9102 क्रिस्टल 300 मेगाहर्ट्ज DDR4 का बाहरी डिफरेंशियल क्लॉक स्रोत SIT9102 क्रिस्टल
JTAG डिबग पोर्ट: MP5652 कोर बोर्ड में 6PIN पैच JTAG डाउनलोड डिबगिंग इंटरफ़ेस है
उपयोगकर्ताओं के लिए FPGA को अलग से डीबग करना सुविधाजनक है
सिस्टम रीसेट: साथ ही, यह बटन सिस्टम को ग्लोबल रीसेट सिग्नल भी प्रदान करता है, MP5652 कोर बोर्ड, पावर-ऑन रीसेट को सपोर्ट करता है। पूरी चिप रीसेट हो जाती है।
एलईडी: कोर बोर्ड पर 4 लाल एलईडी लाइटें हैं, जिनमें से एक DDR4 संदर्भ पावर संकेतक है
बटन और स्विच: नीचे की प्लेट पर 4 कुंजियाँ हैं, जो J2 कनेक्टर पर संबंधित पाइप पैर से जुड़ी हुई हैं।
आमतौर पर उच्च स्तर, निम्न स्तर तक दबाव
अरिया-10 जीएक्स श्रृंखला की प्रमुख विशेषताएं इस प्रकार हैं: